16-Bit I²C-Bus and SMBus I/O Port with Interrupt

製品詳細

セクションを選択:

ブロック図

図を選択する。:

PCA9555 Block Diagram

PCA9555 Block Diagram

Block diagram: PCA9555BS, PCA9555D, PCA9555DB, PCA9555HF, PCA9555N, PCA9555PW

Features

System Features

  • Operating power supply voltage range of 2.3 V to 5.5 V
  • 5 V tolerant I/Os
  • Polarity Inversion register
  • Active LOW interrupt output
  • Low standby current
  • Noise filter on SCL/SDA inputs
  • No glitch on power-up
  • Internal power-on reset
  • 16 I/O pins which default to 16 inputs
  • 0 Hz to 400 kHz clock frequency
  • ESD protection exceeds 2000 V HBM per JESD22-A114, 200 V MM per JESD22-A115, and 1000 V CDM per JESD22-C101
  • Latch-up testing is done to JEDEC Standard JESD78 which exceeds 100 mA
  • Five packages offered: SO24, SSOP24, TSSOP24, HVQFN24 and HWQFN24

部品番号: PCA9555BS, PCA9555D, PCA9555DB, PCA9555HF, PCA9555PW.

ドキュメント

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 21 ドキュメント

全て表示

設計・リソース

設計・ファイル

1-5 の 8 設計・ファイル

全て表示

ハードウェア

1 ハードウェア提供

エンジニアリング・サービス

1 エンジニアリング・サービス

本製品をサポートするパートナーの一覧は、 パートナーマーケットプレイス.

サポート

お困りのことは何ですか??