32-bit Microcontrollers

  • 新規採用非推奨
  • このページでは、新規設計を推奨しない製品に関する情報を掲載しています。

画像にカーソルを合わせると拡大表示されます。

製品詳細

セクションを選択:

ブロック図

MPC5200 Block Diagram

 MPC5200 Block Diagram

Features

  • MPC603e series Power Architecture™ processor core
  • 0-400 MHz operation at -40oC to +85oC temperature range
  • Double Precision Floating Point Unit (FPU)
  • Instruction and Data Memory Management Unit (MMU)
  • 16K Instruction and 16K Data Caches
  • BestComm Intelligent DMA I/O Controller
  • SDR and 133 MHz Double Data Rate (DDR) memory interface (266 MHz effective)
  • Local Plus interface for flash memory, etc.
  • 10/100 Ethernet MAC
  • Peripheral Control Interface (PCI) Version 2.2
  • ATA/IDE Interface
  • USB 1.1 Host (two each. USB 2.0 compatible)
  • Programmable Serial Controllers (six)
  • Serial Peripheral Interface (SPI)
  • I2C (two)
  • I2S (up to three)
  • CAN 2.0 A/B (two)
  • J1850 BDLC-D
  • GPIO (up to 56)
  • 8 Timers
  • 1.5V core, 3.3V external (and 2.5V for DDR memory)
  • 272 Pin Plastic Pin Ball Grid Array (PBGA) Package
  • AEC-Q100, QS9000/TS-16949 automotive grade available
  • Lead (Pb) and lead-free packages
  • This product is included in NXP’s product longevity program, with assured supply for a minimum of 15 years after launch

部品番号: MPC5200BV400, MPC5200CBV400, MPC5200CVR400, MPC5200VR400.

ドキュメンテーション

クイック・リファレンス ドキュメンテーションの種類.

1-5 の 25 ドキュメント

全て表示

設計・リソース

セクションを選択:

ソフトウェア

1-5 の 7 ソフトウェア・ファイル

全て表示

注: より快適にご利用いただくために、ソフトウェアのダウンロードはデスクトップで行うことを推奨します。

サポート

お困りのことは何ですか??